Tugas 10 Oleh : [Gladis] [2103015066]
Rangkaian Register
Sebuah grup terdiri 4 buah D flipflop. Langkah pertama adalah membebani register diatas dengan 1-0-0-0. Paralel Load berarti membebani ke-4 flipflop dalam waktu yang bersamaan. Pembebanan diberikan melalui input S a\pada masing-masing flipflop.
Register adalah rangkaian logika yang digunakan untuk menyimpan data. Dengan kata lain, register adalah rangkaian yang tersusun dari satu atau beberapa flipflop yang digabungkan menjadi satu.
Flipflop disebut juga sebagai register 1 bit. Jadi untuk menyimpan 4 bit data, register harus terdiri dari 4 buah flipflop.
Register digunakan sebagai tempat menyimpan sementara sebuah grup bit data. Bit-bit data ("1" atau "0") yang sedang berjalan di dalam sebuah sistem digital, kadang-kadang perlu dihentikan, di copy, dipindahkan atau hanya digeser ke kiri atau ke kanan satu arah lebih posisi.
Shift Register akan menerima maupun mengeluarkan data dengan cara pergeseran, yaitu menggeser satu bit data ke kiri atau ke kanan untuk setiap satu periode clock yang diberikan.
1. Parallel In Parallel Out (PIPO)
A,B,C dan D adalah sinyal masukan. Saat clock (pemicu) diaktifkan (Logika 1), maka data yang ada akan dikeluarkan secara bersama-sama ke Q3,Q2,Q1 dan Q0.
Saat clock kembali tidak dipicu (Logika 0), maka apapun masukannya, keluaran Q akan tetap.
2. Parallel In - Serial Out (PISO)
Selanjutnya, clock pertama menyebabkan seluruh bit menggeser satu posisi ke kanan, karena input dari masing-masing flipflop mendapatkan output dari flipflop sebelumnya.
Setiap penekanan clock menyebabkan penggeseran satu posisi ke kanan. Pada pulsa ke-4, seluruh bit sudah tergeser ke peralatan penerima data serial, sesuai dengan data awak yang diberikan. Koneksi antara ke-4 flipflop diatas bisa berupa kabel transmisi serial (serial data, clock dan ground).
3. Serial In Serial Out (SISO)
Saat sinyal clock diberikan pertama kali,data dari Si masuk ke flipflop A, pada saat clock kedua, data dari flipflop A masuk ke flipflop B, demikian seterusnya, sampai keluar ke So.
Jadi pada register SISO untuk membaca data pertama kali dibutuhkan jumlah clock yang sama banyak dengan jumlah flipflop yang ada pada register (dalam hal ini adalah 4).
4. Serial In Parallel Out (SIPO)
Serial - In Parallel - Out
IC Shift Register
Komentar
Posting Komentar